# 第2章

## メモリー構成

## 2-1 メインメモリー

## 2-1-1 X1 シリーズのメモリー構成

X1のメモリー空間は、メインメモリー用の RAM 64K バイトと IPL (Initial Program Loader) ROM 4K バイトによって構成されています。また X1turbo、X1turboZ のメモリー空間は、メインメモリー用の RAM64K バイトと IPL 部を含む BIOS ROM32K バイトによって構成されています。

グラフィック V-RAM, テキスト V-RAM, アトリビュート V-RAM などは I/O 空間 64K バイトの中に配置されています。

#### 

X1 で使用されている外部 RAM(CZ-8EM)は I/O アドレス(0D \*\* H)を介してアクセスされる外部記憶装置ですが、turbo シリーズの増設 RAM はメインメモリーの 0000H~7FFFH 番地(32K バイト)を1プロックとする最大16バンク、計512K バイトのメインメモリーとして使用することができます。

メインメモリーと増設 RAM のバンク切り換えは、I/O ポート 0B00H 番地にデータをセット することによって行われます。



図2-1 増設RAMの切り換え



| cs | BS3 | BS2 | BS1 | BS0 | バンク切り換え先      |
|----|-----|-----|-----|-----|---------------|
| 1  | *   | *   | *   | *   | メインメモリー       |
|    | 0   | 0   | 0   | 0   | 增設RAM 0       |
|    | 0   | 0   | 0   | 1   | <i>"</i> 1    |
|    | 0   | 0   | 1   | 0   | л 2           |
|    | 0   | 0   | 1   | 1   | <i>"</i> 3    |
|    | 0   | 1   | 0   | 0   | <i>n</i> 4    |
|    | 0   | 1   | 0   | 1   | <i>"</i> 5    |
|    | 0   | 1   | 1   | 0   | <i>"</i> 6    |
| 0  | 0   | 1   | 1   | 1   | <i>"</i> 7    |
| U  | 1   | 0   | 0   | 0   | <i>"</i> 8    |
|    | 1   | 0   | 0   | 1   | <i>"</i> 9    |
|    | 1   | 0   | 1   | 0   | <i>"</i> 10   |
|    | 1   | 0   | 1   | 1   | <i>"</i> 11   |
|    | 1   | 1   | 0   | 0   | <i>"</i> . 12 |
|    | 1   | 1   | 0   | 1   | <i>n</i> 13   |
|    | 1   | 1   | 1   | 0   | <i>"</i> 14   |
|    | 1   | 1   | 1   | 1   | <i>"</i> 15   |

表2-1 I/Oポート0B00H番地の内容

リスト2-1 増設RAM切り換えプログラム

| RBKADD<br>RASLAD<br>RBKST: | EQU.<br>EQU.<br>LD<br>OUT<br>LD<br>OUT<br>RET; | OBOOH<br>1EOOH<br>BC, RASLAD<br>(C), A BIOS-ROMノンアクティブ<br>BC, RBKADD<br>A, (RBKDT)<br>(C), A パンク切り換え |
|----------------------------|------------------------------------------------|------------------------------------------------------------------------------------------------------|
| KBKBT.                     | ;<br>END                                       | VIII BECOME                                                                                          |

## 2-2 内蔵 ROM

## 2-2-1 IPL ROM

## (1) IPL ROM の動作

IPL ROM は電源投入時(IPL リセット時)に時刻やテレビタイマーの設定を行うか、もしくはフロッピーディスク、カセット、ROM 等の外部ソフトウェアをメインメモリーの 0000H 番地以降に読み込みます。

IPL プログラムの実行時には、IPL ROM (0000H 番地から 0FFFH 番地)とメインメモリーの 領域は重なっていますが、CPU の読み出し動作時には IPL ROM を、書き込み動作時にはメインメモリーをアクセスするハードウェア構成によって両者を区別しています。IPL ROM は外部

システムプログラムの読み込みが終了するとメインメモリー空間から切り離されます。ただし、タイマー設定時には再起動されます。



## (2) 外部システムプログラムの読み込み

電源投入時は X1 シリーズのメインメモリーが全て RAM 構成になっているため、システムソフトウェアを外部デバイスから RAM 上に読み込む必要があります。前述したように、システムソフトウェアを読み込むためのプログラムは IPL に組み込まれています。外部デバイスとしてフロッピーディスク、カセット、ROM がサポートされています。

電源投入後 IPL が起動して、ハードとソフトの初期設定が行われます。続いてキーが押されているかどうかを調べます。押されたキーの内容と選択するデバイスの内容は以下の通りです。

| キーの内容 | 選択デバイス    |  |
|-------|-----------|--|
| F     | フロッピーディスク |  |
| R     | ROM       |  |
| С     | カセット      |  |

表2-2 キーの内容と選択デバイス

キーが押されていれば、それに対応するデバイスの読み込みプログラムを起動します。またこのとき「T」が押されていればタイマー設定のプログラムを、「M」が押されていれば機械語モニタを起動します。何もキーが押されていない場合には、各デバイスの接続の状態を次の優先順位で調べます。

1-フロッピーディスク

2-ROM

3-カセット

次に、選択されたデバイスのファイルから、インフォメーションブロックと呼ばれる32バイトを読み込みます。そして、インフォメーションブロックの先頭のモード部分を見て機械語ファイルであれば、システムプログラムをメモリー上にロードします。ロードが終了すると IPL ROM を切り離し、メモリー上のシステムプログラムに制御を渡します。

#### (3) IPL ルーチンの呼び出し

IPL(BIOS) ROM 内のルーチンを使いたいとき、たとえばタイマーを設定したいときには IPL (BIOS) ROM をアクティブにします。そのためには、システム I/O ポートの 1D\*\*H ポートを使用します。このポートに対して出力命令を実行すれば IPL(BIOS) ROM がアクティブになります。

IPL(BIOS) ROM をメモリー空間から切り離すためには、システム I/O ポートの IE \*\* H ポートを使用します。このポートに対して出力命令を実行すれば IPL(BIOS) ROM はノンアクティブになります。

X1turbo では、次のような手順で IPLの 001BH(RAM) を通じて BIOS ROM 内のルーチンをメインメモリ上のプログラムから CALL することができます。

まず BC レジスタに BIOS のエントリ番地をセットします。

そしてRST 001BH を実行します。

LD BC, (アドレス)

RST 001BH

この場合、メインメモリ側のプログラムも IPL の 001BH 番地のルーチンに対応していなければなりません。参考までにメインメモリと IPL のバンク切り換え例を示します。

| 番地     | (メイ  | ンメモリ)  | (IPL) |        |
|--------|------|--------|-------|--------|
| 0018H  | CALL | 001BH  |       |        |
| 001B H | PUSH | BC     | NOP   |        |
| 001C H | LD   | B, 1DH | LD    | B, 1EH |
| 001E H | OUT  | (C), B | OUT   | (C), B |
| 0020H  | RET  |        | RET   |        |

#### 注 意

外部から利用できるサブルーチンのエントリー番地、内容に関しては X1 と turbo シリーズは 共通になっています。ただし、X1 と turbo シリーズの IPL を利用した共通プログラムを作成する 場合は、次のことに注意する必要があります。X1 では IPL をアクセス中に 1 ウエイトかかります が、X1turbo ではウェイトがかかりません。これに伴いループカウンターの定数が変更されてい ます。更に、turbo シリーズではメッセージが追加、変更されているためメッセージエリアのアド レスが変更されています。

## 2-2-2 BIOS ROM

BIOS とは、X1turbo シリーズのハードウェアを直接制御するためのサブルーチンの集まりのことで、CPU と各種 I/O デバイスとの間の入出力インターフェイスの役割をしています。このBIOS は I/O ドライバーだけでなく、浮動小数点パッケージ、グラフィックパッケージ等も含む

強力なものです。各種サブルーチンのエントリー番地や機能などの詳細は付録の「BIOS ROM マップ」を参照してください。

X1turbo シリーズの BIOS ROM は、メモリーアドレス空間の 0000H~7FFFH 番地を占めています。なお、先頭の 4K バイト (0000H 番地から 0FFFH 番地) は IPL になっています。

#### (1) BIOS ルーチンの呼び出し

BIOS 内のルーチンを呼び出す方法は、0000H~7FFFH 番地にユーザープログラムがあるかないかによって異なります。7FFFH 番地以前にある場合には2-2-1(3)の「IPLルーチンの呼び出し」と同様に行って下さい。8000H 番地以降にある場合は、次のような手順を使用します。

LD B, 1DH
OUT (C), B
CALL <アドレス>
LD B, 1EH
OUT (C), B

#### (2) BIOS ルーチン内部でのエラー発生

BIOS 内のルーチンでエラーが発生した場合は自動的に F83CH 番地の BIOSER にジャンプします。このルーチンは、エラー処理のためのジャンプルーチンなのでユーザープログラム中で BIOS ルーチンを利用する際には、ユーザー側でエラー処理ルーチンを用意して、BIOSER のジャンプテーブルに登録しておく必要があります。なお、その場合はメインメモリーを以下のように、設定して、RST 命令で 0008H 番地から実行します。

| <番地>            | <メインメモリー>  | <    | <ipl></ipl> |
|-----------------|------------|------|-------------|
| 0008H           | EX AF, AF' |      |             |
| $0\ 0\ 0\ 9\ H$ | LD A, 1DH  |      |             |
| 000BH           | OUT (C), A |      |             |
| 0 0 0 DH        |            | ΕX   | AF, AF'     |
| 0 0 0 E H       | どのような内容でも  | CALL | 7 D 6 C H   |
| 0 0 1 1 H       | かまいません.    | LD   | B, 1 E H    |
| 0 0 1 3 H       |            | OUT  | (C), B      |
| 0015H           | RET        |      |             |

LD BC, 〈アドレス〉 注) 〈アドレス〉は、エラー処理と RST 0008H ルーチンのエントリーエドレス

## 注 意

BIOS ROM 内ルーチンでエラーが発生した場合は、キャリーフラグがセットされます。

## 2-3 1/0制御

#### 2-3-1 | / O 空間のアクセス

X1 シリーズは 64K バイトの I/O 空間を持ち、Z-80A の入出力命令によって自由にアクセス することができます。 I/O 空間には各種 I/O の他にグラフィック V-RAM も存在しています。

I/O 空間をアクセスするには、Z-80A の I/O 制御命令である IN 命令と OUT 命令を使用します。I/O 制御命令には 2 つの使い方があります。ひとつは C レジスタを使用した入出力命令で以下のように使います。

IN r, (C)

あるいは,

OUT (C), r

この命令を実行することによって BC レジスタの内容がアドレスとして出力されます。すなわち、Bレジスタの内容が上位8ビットのアドレスに、Cレジスタの内容が下位8ビットのアドレスになります。これにより16ビットのアドレスが指定され、64K バイトの I/O 空間を制御することができます。

もうひとつは入出力命令の第2グループを使用したもので、

IN  $A_{n}(n)$ 

あるいは.

OUT (n), A

を実行します。nには 8 ビットの定数 ( $0\sim255$ )が入りこれでは,最大256個の I/O 空間しかアクセスできませんが,実際はAレジスタの内容が上位 8 ビットに出力されるので,この命令によっても 64K バイトの I/O 空間を制御することができます。

#### 注 意

I/OポートのなかでI/Oアドレスの一部が\*\*で表現されているものがありますが、これは下位アドレス等がデコードされていないためで、この部分はどのような内容でも構いません。

## 2-3-2 シングルアクセスモードと同時アクセスモード

X1 シリーズの I/O アクセスは、通常のアクセスモードであるシングルアクセスモードとグラフィック V-RAM に対する書き込み時に使用される同時アクセスモードとがあります。

#### (1) シングルアクセスモード

X1 シリーズではアクセスモードがいかなるモードであっても、I/O に対する読み出し命令を 実行するとシングルアクセスモードになるハードウェア構成となっています。従って、シングル アクセスモードで I/O ポートをアクセスするためには、ダミーの IN 命令を実行するだけでアク セス可能となります。

## (2) 同時アクセスモード

同時アクセスモードでは、2 面以上のグラフィック V-RAM に同時に書き込むことができるようになっています。このため、面の塗りつぶしや画面のクリアなどを高速に行うことができます。シングルアクセスモードから同時アクセスモードへ切り換えは、8255②のポート C ビット 5 の立ち下がりによって行われます。そこで、同時アクセスモードにするには、ダミーの読み出し命令を実行してシングルアクセスモードにしたのち、8255②のポート C (1A02H 番地)のビット 5 を  $^*$ 0  $^*$   $^*$   $^*$   $^*$   $^*$   $^*$  0  $^*$  の順で変化させます。再びシングルアクセスモードにするには、I/O に対して読み出し命令を実行します。



(a) シングルアクセスモード

(b) 同時アクセスモード

図2-3 シングルアクセスモードと同時アクセスモードのI/Oマップ

## リスト2-2 シングルアクセスモードでのI/Oポートに対する書き込み

| SACADD<br>SACDAT<br>SACSS:          | EQU | 4000H                                                                                                                                                                                                                        |
|-------------------------------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| PIOADD<br>DACADD<br>DACDAT<br>DACSS | EQU | 1 A O 3 H8255②コントロールレジスタI/Oアドレス 4 O O O H·I/Oアドレス 2 O H·データ A, (C)·シングルアクセスモードに B C, P I O A D D A, O B H ] 8255のポート C のピット 5 をオン A (C), A ] 8255のポート C のピット 5 をオフ. B C, D A C A D D A, D A C D A T (C), A A, (C)··シングルアクセスへ |

## 2-3-3 システム 1/0ポートとユーザー1/0ポート

システム I/O ポートとユーザー I/O ポートはシングルアクセスモード時のみアクセスすることができます。

ユーザーI/O ポートはI/O アドレスの 0000H~0FFFH 番地を占め、各種の周辺機器や外部 デバイスなどの入出力に使用します。ただし、シャープから提供されるインターフェイス基板が 0100H~0FFFH 番地に配置されることになっているので、ユーザーがオリジナルのインターフェイス基板を接続する場合には、0000H~00FFH 番地の範囲に設定してください。

システム I/O は 1000H~1FFFH 番地に配置されています。この I/O ポートを通じてパレット回路, プライオリティ回路, PCG, CGROM, 漢字 ROM, CRTC, サブ CPU(80C49), PSG, 8255②, IPL-ROM などの各種デバイスをアクセスしています。システム I/O ポートの詳細は付録「I/O マップ」を参照してください。